AMD RDNA5 dévoilé: AT0 à 96 CU, bus 512 bits et IA

AMD prépare l’une des mises à jour les plus ambitieuses de sa gamme Radeon : l’architecture RDNA5, que certains initiés surnomment déjà UDNA. D’après l’analyste Kepler, RDNA5 va nettement plus loin que RDNA4, concentrée sur le milieu et le haut de gamme, sans déclinaisons intégrées ni mobiles. Cette nouvelle génération vise à la fois les joueurs et l’IA, signe d’une offensive d’AMD plus affirmée qu’elle ne l’a été depuis des années.

Au sommet de l’offre, le GPU AT0 serait doté de 96 unités de calcul organisées en huit blocs de 12. Une telle configuration laisserait espérer un net bond de performances et rapprocherait AMD du terrain de NVIDIA, où les AD102 et GB202 gardent l’avantage en puissance brute et en capacité mémoire. Les puces plus accessibles suivent la même logique : AT2 proposerait jusqu’à 40 unités avec un bus mémoire de 192 bits, tandis qu’AT3 miserait sur 24 unités de calcul et la prise en charge de la LPDDR5X.

La mémoire s’annonce centrale : AT0 viserait un bus 512 bits, promesse d’une bande passante massive. Chaque bloc de shaders intégrerait un backend de rendu, un moteur graphique et un cache L2. À noter également : AT3 et AT4 utiliseraient davantage de contrôleurs mémoire, un choix lié au support de la LPDDR5X et, potentiellement, à plus de souplesse sur les appareils mobiles.

Les spécifications ne sont pas figées et AMD n’a pas encore produit de silicium de test ; ces éléments doivent donc être considérés comme provisoires. Même ainsi, l’orientation esquissée laisse penser que RDNA5 pourrait marquer un tournant, en resserrant l’écart tout en ouvrant des pistes du côté de l’IA. Pris ensemble, ces signaux s’apparentent à une volonté affirmée de regagner de l’élan là où l’enjeu est le plus décisif.